web analytics
Desain & Realisasi Rangkaian Digital

JOBSHEET 3: TESTER LOGIC NOT & BUFFER

JOBSHEET 3: TESTER LOGIC NOT & BUFFER

Download Here ->> (Gdrive)

 

Pada jobsheet 3 akan membuat project pengujian logika not dan buffer. ic yang digunakan adalah IC 7404 dan IC 7407, berikut dasar teorinya

 

  1. Dasar Teori Gerbang Logika NOT dan BUFFER

1.1 NOT

Gerbang NOT berfungsi sebagai pembalik (Inverter), yang mana outputnya akan bernilai terbalik dengan inputannya.

Simbol dan Persamaan Boolean NOT

 

Simbol dan Persamaan Boolean NOT

 

Tabel Kebenaran NOT

Tabel Kebenaran NOT

 

Data Sheet NOT

Data Sheet IC  NOT

 

  • BUFFER

Gerbang BUFFER atau PENYANGGA adalah suatu gerbang digital yang akan berfungsi memperkuat dan meneruskan nilai 1 pada outputnya jika inputnya bernilai 1, selain itu akan bernilai 0.

 

Simbol dan persamaan Boleean Buffer

Tabel Kebenaran BUFFER

Tabel Kebenaran Buffer

 

Data Sheet BUFFER

Datasheet Buffer

2. Desain dan Realisasi

2.1. Skematik pada pembuatan tester logika NOT dan BUFFER

 

Berikut adalah skematik dalam pembuatan tester logika NOT DAN BUFFER,

Skematik Logika Tester NOT dan BUFFER

Skematik Logika Tester NOT dan BUFFER

 

 

 

2.2. PCB Layout pada pembuatan tester logika NOT dan BUFFER.

Berikut adalah contoh pembuatan pcb layout tester logika NOT dan BUFFER.

 

Gambar PCB Layout Dengan layer Tplace / Komponen

 

Gambar PCB Layout tanpa layer ‘Tplace’ / tanpa Komponen

Gambar PCB Layout tanpa layer ‘Tplace’ / tanpa Komponen

 

2.3 Daftar Komponen pembuatan tester logika NOT dan BUFFER

Berikut adalah daftar komponen yang digunakan dalam pembuatan tester logika NOT  dan BUFFER

 

No. Nama Komponen Keterangan Banyaknya
1 PCB 52,07 X 52,07 (MM) 1
2 IC 7404 IC NOT Logic 1
3 IC 7407 IC BUFFER 1
4 Socket IC Rumah IC 1
5 LED 5MM Red/ Blue/ Yellow 6
6 Resistor 220 Ohm 6
7 Kapasitor 220 uF 1
8 Saklar Toogle / DIP 2
9 LM7805 IC Voltage Regulator 1
10 Kabel Tunggal 0,8MM / 1MM Secukupnya
11 Baterai 9 Volt 1
12 Rumah Baterai 9 Volt 1
13 Kaki PCB 3 MM 4

 

Form Penilaian Jobsheet 3

Nama                                            :………………………………………………………………………..
NIM                                               :…………………………………………………………………………
Kelas                                             :………………………………………………………………
Tanggal Mulai Aktivitas        :……………………………………………………………….
Tanggal Penyerahan              :……………………………………………………………….
Nilai                                             :…………………………………………………………………

 

 Form Kontrol Aktivitas Mahasiswa/i 

No Kegiatan Paraf
1. Pembahasan Jobsheet  
2. Pembuatan Skematik dan Layout PCB  
3. Perancangan PCB  
4. Pengujian dan Laporan  

 

 

Jika mahasiswa / mahasiswi ingin bertanya – tanya lebih lengkap mengenai materi logika nor bisa langsung menghubungi instruktur di nomor  089666143903 / Edward Adiputra ( WA / SMS / Call)

 

 

 

 

 

 

About Author

Edward Adiputra

website ini dibuat sebagai sarana berbagi ilmu pengetahuan antara pengajar dengan mahasiwa

Leave a Reply

Alamat email Anda tidak akan dipublikasikan. Ruas yang wajib ditandai *

Situs ini menggunakan Akismet untuk mengurangi spam. Pelajari bagaimana data komentar Anda diproses.